CY7C1360S-166AXC SRAM 9Mb 166Mhz 256K x 36 Pipelined SRAM Integrated Circuits IC

CY7C1360S-166AXC SRAM 9Mb 166Mhz 256K x 36 Pipeline SRAM
KIPRUS | |
Kategori produk: | SRAM |
RoHS: | Rincian |
9 Mbit | |
256 k x 36 | |
3.5 ns | |
166 MHz | |
Sejalan | |
3.6 V | |
3.135 V | |
0 C | |
+ 70 C | |
SMD/SMT | |
LQFP-100 | |
Tray | |
Merek: | KIPRUS |
Jenis memori: | SDR |
Sensitif terhadap kelembaban: | Ya, aku tahu. |
Jenis produk: | SRAM |
Seri: | CY7C1360S |
Subkategori: | Memori & Penyimpanan Data |
Deskripsi Fungsi
CY7C1360C/CY7C1362C SRAM mengintegrasikan 262.144 x 36 dan 524.288 x 18 sel SRAM dengan canggih
sirkuit periferal sinkron dan dua bit counter untuk operasi internal ledakan. semua masukan sinkron
dihubungkan oleh register yang dikendalikan oleh Clock Input (CLK) yang dipicu sisi positif.
termasuk semua alamat, semua input data, alamat-pipelining Chip Enable (CE1), depth-expansion Chip Enables
(CE2 dan CE3), Burst Control input (ADSC, ADSP, dan ADV), Write Enables (BWX, dan BWE), dan Global
Menulis (GW). Asynchronous input termasuk Output Enable (OE) dan ZZ pin.
Alamat dan chip memungkinkan terdaftar di tepi naik jam ketika salah satu Alamat Strobe Processor
(ADSP) dari Address Strobe Controller (ADSC) aktif.
dihasilkan sebagai dikendalikan oleh pin Advance (ADV).
Alamat, input data, dan kontrol menulis terdaftar pada chip untuk memulai siklus menulis otomatis.
mendukung operasi Byte Write (lihat Deskripsi Pin dan Truth Table untuk rincian lebih lanjut).
menjadi satu sampai dua atau empat byte lebar seperti yang dikendalikan oleh Byte Write input kontrol. GW ketika aktif LOW menyebabkan
semua byte untuk ditulis.
CY7C1360B/CY7C1362B beroperasi dari sumber daya inti +3.3V sementara semua cutputs dapat beroperasi dengan
Semua input dan output JEDEC-standar JESD8-5-kompatibel.
Fitur
• Mendukung operasi bus hingga 250 MHz
• Tingkat kecepatan yang tersedia adalah 250, 200, dan 166 MHz
• Input dan output terdaftar untuk operasi pipa
• Sumber daya inti 3,3V
• Operasi I/O 2,5V/3,3V
• Waktu clock-to-output yang cepat
¢ 2,8 ns (untuk perangkat 250-MHz)
¢ 3,0 ns (untuk perangkat 200-MHz)
¢ 3,5 ns (untuk perangkat 166-MHz)
• Menyediakan tingkat akses 3-1-1-1 berkinerja tinggi
• Pemilih burst counter yang mendukung Intel® Pentium® interleaved atau linear burst sequences
• Strobe alamat prosesor dan controller yang terpisah
• Menulis sinkron dengan waktu sendiri
• Aktifkan output asinkron
• Hapus pilihan chip siklus tunggal
• Didistribusikan dalam paket TQFP bebas timbal 100 pin, 119-ball BGA dan 165-ball fBGA
• TQFP Tersedia dengan 3-chip Enable dan 2-chip Enable
• IEEE 1149.1 JTAG-Compatible Boundary Scan
• Opsi Mode Tidur